首页> 外文OA文献 >From design-for-test to design-for-debug-and-test: analysis of requirements and limitations for 1149.1
【2h】

From design-for-test to design-for-debug-and-test: analysis of requirements and limitations for 1149.1

机译:从测试设计到调试和测试设计:分析1149.1的要求和限制

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。
获取外文期刊封面目录资料

摘要

The increasing complexity of VLSI circuits and the reduced accessibility of modern packaging and mounting technologies restrict the usefulness of conventional in-circuit debugging tools, such as in-circuit emulators for microprocessors and microcontrollers. However, this same trend enables the development of more complex products, which in turn require more powerful debugging tools. These conflicting demands could be met if the standard scan test infrastructures now common in most complex components were able to match the debugging requirements of design verification and prototype validation. This paper analyses the main debug requirements in the design of microprocessor-based applications and the feasibility of their implementation using the mandatory, optional and additional operating modes of the standard IEEE 1149.1 test infrastructure.
机译:VLSI电路的复杂性不断提高,现代封装和安装技术的可及性降低,从而限制了常规在线调试工具(例如用于微处理器和微控制器的在线仿真器)的实用性。但是,这种趋势使开发更复杂的产品成为可能,这反过来又需要功能更强大的调试工具。如果现在在大多数复杂组件中通用的标准扫描测试基础结构能够满足设计验证和原型验证的调试要求,则可以满足这些矛盾的要求。本文分析了基于微处理器的应用程序设计中的主要调试要求,以及使用标准IEEE 1149.1测试基础结构的强制性,可选性和附加操作模式实现它们的可行性。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号